Mercurial > hg > Members > anatofuz > slides
comparison slides/2018/04/05/memo.txt @ 22:7143a82401fa
update
author | Takahiro SHIMIZU <anatofuz@cr.ie.u-ryukyu.ac.jp> |
---|---|
date | Thu, 05 Apr 2018 11:30:03 +0900 |
parents | |
children | 9e4ebb0c92bb |
comparison
equal
deleted
inserted
replaced
21:952136cc268f | 22:7143a82401fa |
---|---|
1 - x86の歴史 | |
2 - corei7から64bit modeに変更された | |
3 - 8086 16bit --> 8086 | |
4 == z84 <- z8000 | |
5 - 4004 | |
6 | |
7 - CPUは起動すると16bit(8086)が起動する->32->64の順で立ち上がっていく | |
8 - 8086で動くものはある程度8086でも動く | |
9 | |
10 その変換はどこでする? EFIあたりで処理をしても良い | |
11 | |
12 - Segment Register と Addr Resgisterを使う | |
13 | |
14 - Segment Registerは CD,DS,EC,GS,SSの種類があるが、歴史的な理由でUNIXではシステム用とユーザー用の2種類しか使わない | |
15 - CSはスレッドでも利用する。 | |
16 | |
17 rax | |
18 rbx | |
19 rcx | |
20 rdp | |
21 rip | |
22 rsp | |
23 | |
24 これにr8~r15が追加される | |
25 | |
26 Logical -> Phiの変換表はTLB(キャッシュ)に入る為、キャシュの内部の処理を見ながらアクセスする | |
27 Logical + offsetの加算値をTLBで比較して、一致していればアドレスを取得する用になっている | |
28 | |
29 CPUから外の空間にアクセスする時はメモリコントローラの命令として処理される。 | |
30 | |
31 データの読み込みはキャッシュのinvalidが担当、コードの書き換え(OSロード時)はキャッシュのrehashが必要となる。 | |
32 TLBのクリアは特権命令, user側はTLBミスは管理していない. cache crea,pre fetchは用意されている。 | |
33 | |
34 [リバースページテーブル](https://www.ibm.com/developerworks/jp/linux/library/l-memmod/index.html) | |
35 invarse pagetable | |
36 | |
37 xv6は2段のページテーブルで構築されているはず | |
38 | |
39 [jxxx|yyyyy| ]からそれぞれ2つページテーブルにアクセスしている | |
40 | |
41 デバイスドライバ/filesystemなどを読む必要があります | |
42 | |
43 ページテーブル ==> 単なるメモリ空間なので、ポインタ演算で実装されていた。 | |
44 物理と論理で同じ区域を確保する | |
45 | |
46 - build build時のもの | |
47 - device timer割り込み処理を計算していく | |
48 - usr | |
49 clock signal などのregisterを管理している | |
50 | |
51 - buf.h | |
52 ras piが持っているファームウエアの記述 | |
53 mkfs | |
54 - ファイルシステム作るやつ | |
55 memide | |
56 - ディスコントロラーをmemoryにmappingする | |
57 spinlock | |
58 - multiprocessorを管理する奴 | |
59 swtch.S | |
60 | |
61 vim |