Mercurial > hg > Papers > 2012 > yutaka-master
comparison paper/chapter1.tex @ 19:d17943f59cc3 draft
fix
author | Shinji KONO <kono@ie.u-ryukyu.ac.jp> |
---|---|
date | Sun, 12 Feb 2012 00:37:32 +0900 |
parents | 5dbcea03717e |
children |
comparison
equal
deleted
inserted
replaced
18:140aec35135c | 19:d17943f59cc3 |
---|---|
1 \chapter{Cell Broadband Engine} | 1 \chapter{Cell Broadband Engine} |
2 本研究で実験題材の対象となった Cell アーキテクチャについて説明する。 | 2 本研究で実験題材の対象となった Cell アーキテクチャについて説明する。 |
3 | 3 |
4 Cell Broadband Engine \cite{cell} は、ソニー・コンピュータエンタテインメント、 | 4 Cell Broadband Engine \cite{cell} は、ソニー・コンピュータエンタテインメント、 |
5 ソニー、IBM , 東芝によって開発されたマルチコア CPU である。 | 5 ソニー、IBM , 東芝によって開発されたマルチコア CPU である。 |
6 Cell は、1基の制御系プロセッサコア PPE ( PowerPC Processor Element ) と | 6 Cell は、1基の制御系プロセッサコア PPE ( PowerPC Processor Element ) と |
7 8基の演算系プロセッサコア SPE ( Synergistic Processor Element ) で構成される。 | 7 8基の演算系プロセッサコア SPE ( Synergistic Processor Element ) で構成される。 |
8 各プロセッサコアは、EIB (Element Interconnect Bus) | 8 各プロセッサコアは、EIB (Element Interconnect Bus) |
9 と呼ばれる高速なバスで接続されている。また、EIB はメインメモリや | 9 と呼ばれる高速なバスで接続されている。また、EIB はメインメモリや |
10 外部入出力デバイスとも接続されていて、 | 10 外部入出力デバイスとも接続されていて、 |
11 各プロセッサコアは EIB を経由してデータアクセスをおこなう。 | 11 各プロセッサコアは EIB を経由してデータアクセスをおこなう。 |
12 本研究で用いた PS3Linux (Yellow Dog Linux 6.2) では、6 個の SPE を | 12 本研究で用いた PS3Linux (Yellow Dog Linux 6.2) では、6 個の SPE を |